Mostrar el registro sencillo del ítem

dc.contributor.advisorPareja, Alexander
dc.contributor.authorPineda Paredes, Javier Orlando
dc.contributor.authorLópez Pinzón, Lamda Kdy
dc.date.accessioned2015-11-24T00:14:41Z
dc.date.accessioned2017-12-12T21:56:00Z
dc.date.available2015-11-24T00:14:41Z
dc.date.available2017-12-12T21:56:00Z
dc.date.created2014
dc.date.issued2014
dc.identifier.otherTE-16779
dc.identifier.urihttp://hdl.handle.net/20.500.12209/2020
dc.descriptionLa tesis de grado aborda el problema de construir un amplificador con una potencia y eficiencia que corrobore y exponga las características particulares de los amplificadores clase D. El desarrollo del trabajo implica la aplicación de una señal al amplificador, la cual sea capaz de ser analizada en la etapa de entrada para observar el ruido provocado por los acoples de señal, en la modulación PWM realizada con una señal de referencia de 250 KHz, en la amplificación por medio de la saturación de transistores tipo FET y finalmente en su recuperación por medio de un filtro Butterworth de segundo orden diseñado para una frecuencia de corte de 20 KHz. A su vez el proyecto muestra los parámetros necesarios para llevar a cabo este tipo de amplificación.
dc.formatPDF
dc.language.isospaes_ES
dc.publisherUniversidad Pedagógica Nacional
dc.subjectLICENCIATURA EN ELECTRÓNICA -- TESIS Y DISERTACIONES ACADÉMICASes_ES
dc.titleDiseño e implementación de un amplificador clase D con interfaz para visualización de señales en cada etapaes_ES
dc.typeTesises_ES
dc.publisher.programLicenciatura en Electrónica
dc.rights.accessAcceso abierto


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem